. 

BME Méréstechnika és Információs Rendszerek Tanszék


Digitális Jelfeldolgozás Laboratórium

 

 

Bemutatkozás
Elérhetőség
Munkatársak
Hallgatóinknak
Kutatás
Ipari projektek
Publikációk
Aktív zajcsökkentés
Audio jelfeldolgozás
Elosztott rendszerek
AD-átalakítók
Rezonátorok
Ipari projektek
Egyéb témák
Eszközök
Kapcsolatok
DSP25

 

Publikációk AD-átalakítók témában

 

 

Könyvek, könyvfejezetek

Folyóiratcikkek

 

Konferenciacikkek

Egyéb

  • T. Virosztek, Maximum likelihood estimation of ADC parameters, Master's thesis, Budapest University of Technology and Economics, Department of Measurement and Information Systems, Budapest, Hungary, 2013.
  • J. Márkus, "Higher-order incremental delta-sigma analog-to-digital converters," Ph.D. dissertation, Budapest University of Technology and Economics, Department of Measurement and Information Systems, Magyar tudósok körútja 2. H-1117 Budapest, Hungary, Mar. 2005, 132 p.
  • G. C. Temes, J. Silva, and J. Márkus, Switched Capacitor Signal Scaling Circuit, Assignee: Microchip Technology Inc., Mar. 2004, US patent application, filed on March 23, 2004.
  • J. Márkus and I. Kollár, ADC Test Data Evaluation Program for Matlab, Budapest University of Technology and Economics, Department of Measurement and Information Systems, 2002.